分享
3存储器层次结构.pdf
下载文档

ID:3643477

大小:7.17MB

页数:1页

格式:PDF

时间:2024-06-26

收藏 分享赚钱
温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,汇文网负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。
网站客服:3074922707
存储器 层次 结构
计算机考研全套视频和资料,真题、考点、典型题、命题规律独家视频讲解详见:网学天地(wwW.e-):咨询QQ:2696670126主存储器即内存层次划分辅存储器即硬盘等高速缓存Cache随机存储器:如主存和Cache存取方式只读存储器:也是随机存储,但只能读不能写。RAM和ROM共同构成主存地址域分类串行访问存储器:如础带是顺序访问存储器,硬盘是直接访间存储器,但不是随机存储器,需要先寻道然后在道上顺序存取断电易失,如RAM断电不丢失,如ROM,磁盘,光盘信息可保护性破坏性读,如DRAM非破坏性读,如SRAM,磁盘等实际容量一有储单元个数单元长度:理论容量=存储字数存储字长存取时间=取出结果时间启动存储器时间性能指标存取周明=存取时间+存储器状态恢复时间=连续读或写的最小时间间隔,显然存取周期=存取时间主存带宽=传输速率=每秒能传输多少bt层次化结构:CPU-寄存器-Cache-主存-辅存使用双稳态触发器存储信息,多用于高速缓存SRAM非玻坏性读,断电易失引脚中除了地址线和数把线外,还有C5(片选),WE(可写),OE(可读)用电容电荷存储信息,用于主存集中制新:在固定的时问集中刷新,产生无法访问的时间最(死区)小分散俐新:将工作周期分开为读写周期和刷新周期,这样增加了存取周期随机存储器DRAM别新异步刷新:刷新周明(2mS】除以行整,得到时间间隔t,每时间产生次新。缩死区时间刷新对CPU透明,刷新单位品行,刷新类似读,刷新无需片选DRAM引脚除了地址线和数据线,还有RAS(行选,起CS的作用),CAS(列选人WE,OEROM跟RAM一样随机读写,结构简单,断电不丢失一只读存储器ROM.MROM只读.PROM写次.EPROMI和E2PROM多次接除,FLASHB图本CO)FLASH主存与CPU之间通过数据总线,地址总线,控制总线相连接存储容量存储单元个改存修单完字长,前者显字扩展容量扩展宇字扩展:将地址线,数据线,读写控制线都井联,用片选或地址译码选择相应芯片,即用片选区分芯片地址范围存储器层次结构位扩展:地址线,C5和读写控制线并联,数据线分别出,即同一时刻选中所有芯片,不同片给出不同区位的数据字位同时扩展:地址线相同,数据线不同且同时需要片选主存与CPU的连接C即心要访间存储单元,首先要片透,然后在片内字选,字选信号由地址线给出,片选信号有以下方法线选法?将高位地址端直接连接芯片,选哪个哪个给出信号0,这样不用译码,但造成地址浪费地译码片法:高位地址城通过译码选择相应芯片,如2根线能选4片,3报线能选8片CPU的第地址位于存储器地址线相连,高位部分用来产生片选信号以扩充容量。CPU的数据线要跟存储器的故据线位数相同若不相阀必须位扩属才能相连。会衡字扩。位扩展字位同时谢属,低位交叉编址,高位交叉编址,使用74138译码器等双口RAM两个输入输出,可并行读写数据,是空间并行技术侧序方式高位交叉编址,一个存取周期只能读出一个字的数据多模块存储器交叉方式:低位交叉编址,一个存取周期能读出体数字长的数据【计算两种方式带宽上的差别工作原理:程序访问的局部性原理,Cache和主存之间交换块,Cache和CPU之间交换字Cache/生存系统效摩:Cachei访问周期/平均访问周期主存地址结构直接驶射映射方式主存地址结构陕射方式全相联缺射映射方式组相连映射主存地址结构Cache映射方式FIFOLRU替换草法LFU随机替换全写法:Cache写命中时,同时修改Cachet和主存写策暗写回法:Cache写命中时只像改Cache,只有该Cachet替换出时才写回主存写一次法:Cache第一次写命中时要同时修改Cache和主存,之后的写命中同写回法概念页式虚存(参考操作系统)段式段页式TLB

此文档下载收益归作者所有

下载文档
你可能关注的文档
收起
展开