温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,汇文网负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。
网站客服:3074922707
数据
表示
运算
计算机考研全套视频和资料,真题、考点、典型题、命题规律独家视频讲解详见:网学天地(wwW.e-);咨询QQ:2696670126进位制:二进制,八进制,16进制之间的相互转换真值:比如+5,一8这样的数机器数:+5,一8这样的数在计算机中的表示8421码:有权码即权值为8,4,2,1,加6修正BCD码余3码:在8421基础上+3得到余3码,但是无权码2421码:有权码,大于等于5的最高位为1,小于5的最高位为0制数与编码A5C:7位用来表示字符代码,最高位做奇偶校验。记住0-9,a-乙,A-Z的ASC值.区位码:一个四位十进制数,前两位为区,后两位是位,构成区位码。汉字编码国标码:区位码+2020H字符与字符串内码:国标码+8080H大墙模式:按人们逻辑理解的方式字符串存放小烤模式:倒过来故的方式校验码:参考计算机网络略纯小数表示范国关于原点对称,最大为1-2八(n)源码略纯整数表示范围关于原点对称,最大为2-1纯小数正数与源码相洞,负数数值位取反后+1表示范国不对称,比源码多表示一个1补码略纯整数表示范国不对称,比源码多表示一个-2n表示(n+1位为例刚)正数与源码相同,负数数值位取反纯小数表示范围与源码相同反码纯正数表示范国与源码相同定点数常用来表示浮点数的阶码,只能表示整数移码全0为负的最小值(补码最小值),移码全1为正的最大值(孙妈原,补码的符号位取反跟移码相同移阳移码大真值就大。表示范围与补码的整数范围一样算数移位移位逻辑移位数据的表示和运算循环移位酒码加减补码加运算产生条件:两个相同符号的数相加一两个不同符号的数相减。定点数产生溢出只能进行出错处理,用单符号位,则最高位进位与符号位进位不同则为溢出使用单符号位,若参加运算的两个操作数符号相同,结果与原符号不同,则为溢出地使用双符号位剩两个符号位不同就是溢出左减右加规格化源码:尾数数值最高位一定是1规格化判断补码:基数是2时,尾数最高位一定和符号位相反表示范围1位数,8位阶码,23位尾数IEEE754熟练二进制转化为浮点数和浮点数化为二进制浮点数对阶:只能右移不能左移,右移阶增大,丢失低位尾数求和规格化:要让尾数的最高位数值位和符号位不同,直到变成00.1或11.0的形式加减0舍1入法舍入未尾恒置1法规格化后根据阶码来判断是否溢出溢出判断阶码为01时表示上溢,要进入中断处理:阶码为10时表示下溢出,按机器0处理位全加器:输入包括两个操作数和1个低位进位,输出包括该位和与高位进位串行如法器串行加法器:只有一个全如器,若操作数有位,则每次产生一位和,用触发器保存进位信号,速度慢由多个全加器组成,其位数与机器字长相同,各位同时运算并行加法器最长运算时间由进位信号传递时间决定,提高其速度应尽量加快进位传递速度。并行加法器串行进位:将个全加器串联起来,每一级进位直接依赖前一级进位,位数越多延迟越长ALU进位方式单级先行进位方式:组内并行,组间串行井行进位多级先行进位方式:组内并行,组间并行ALU是一个组合逻辑电路,核心是井行加法器ALU功能4片74181串联可组成16位ALU,属于单级先行进位4片74181和一片74182构成16位ALU,属于两级先行进位ALUALU结构:记住那两幅图,会画一级先行进位ALU和二级先行进位ALU,74181,7182