温馨提示:
1. 部分包含数学公式或PPT动画的文件,查看预览时可能会显示错乱或异常,文件下载后无此问题,请放心下载。
2. 本文档由用户上传,版权归属用户,汇文网负责整理代发布。如果您对本文档版权有争议请及时联系客服。
3. 下载前请仔细阅读文档内容,确认文档内容符合您的需求后进行下载,若出现内容与标题不符可向本站投诉处理。
4. 下载文档时可能由于网络波动等原因无法下载或下载错误,付费完成后未能成功下载的用户请联系客服处理。
网站客服:3074922707
组成
原理
重庆大学学长 QQ1964907139,各学院专业课考研资料有售计算机组成原理试题(一)计算机组成原理试题(一)一、选择题(共 20 分,每题 1 分)1零地址运算指令在指令格式中不给出操作数地址,它的操作数来自_。A立即数和栈顶;B暂存器;C栈顶和次栈顶;D累加器。2_可区分存储单元中存放的是指令还是数据。A存储器;B运算器;C控制器;D用户。3所谓三总线结构的计算机是指_。A地址线、数据线和控制线三组传输线。BI/O 总线、主存总统和 DMA 总线三组传输线;CI/O 总线、主存总线和系统总线三组传输线;D设备总线、主存总线和控制总线三组传输线。4 某计算机字长是 32 位,它的存储容量是 256KB,按字编址,它的寻址范围是_。A128K;B64K;C64KB;D128KB。5主机与设备传送数据时,采用_,主机与设备是串行工作的。A程序查询方式;B中断方式;CDMA 方式;D通道。6在整数定点机中,下述第_种说法是正确的。A原码和反码不能表示-1,补码可以表示-1;B三种机器数均可表示-1;C三种机器数均可表示-1,且三种机器数的表示范围相同;D三种机器数均不可表示-1。7变址寻址方式中,操作数的有效地址是_。A基址寄存器内容加上形式地址(位移量);B程序计数器内容加上形式地址;C变址寄存器内容加上形式地址;D以上都不对。8向量中断是_。重庆大学学长 QQ1964907139,各学院专业课考研资料有售A外设提出中断;B由硬件形成中断服务程序入口地址;C由硬件形成向量地址,再由向量地址找到中断服务程序入口地址D以上都不对。9一个节拍信号的宽度是指_。A指令周期;B机器周期;C时钟周期;D存储周期。10将微程序存储在 EPROM 中的控制器是_控制器。A静态微程序;B毫微程序;C动态微程序;D微程序。11隐指令是指_。A操作数隐含在操作码中的指令;B在一个机器周期里完成全部操作的指令;C指令系统中已有的指令;D指令系统中没有的指令。12当用一个 16 位的二进制数表示浮点数时,下列方案中第_种最好。A阶码取 4 位(含阶符 1 位),尾数取 12 位(含数符 1 位);B阶码取 5 位(含阶符 1 位),尾数取 11 位(含数符 1 位);C阶码取 8 位(含阶符 1 位),尾数取 8 位(含数符 1 位);D阶码取 6 位(含阶符 1 位),尾数取 12 位(含数符 1 位)。13DMA 方式_。A既然能用于高速外围设备的信息传送,也就能代替中断方式;B不能取代中断方式;C也能向 CPU 请求中断处理数据传送;D内无中断机制。14在中断周期中,由_将允许中断触发器置“0”。A关中断指令;B机器指令;C开中断指令;D中断隐指令。15在单总线结构的 CPU 中,连接在总线上的多个部件_。A某一时刻只有一个可以向总线发送数据,并且只有一个可以从总线接收数据;B某一时刻只有一个可以向总线发送数据,但可以有多个同时从总线接收数据;C可以有多个同时向总线发送数据,并且可以有多个同时从总线接收数据;D可以有多个同时向总线发送数据,但可以有一个同时从总线接收数据。16三种集中式总线控制中,_方式对电路故障最敏感。A链式查询;B计数器定时查询;C独立请求;重庆大学学长 QQ1964907139,各学院专业课考研资料有售D以上都不对。17一个 16K8 位的存储器,其地址线和数据线的总和是_。A48;B46;C17;D2218在间址周期中,_。A所有指令的间址操作都是相同的;B凡是存储器间接寻址的指令,它们的操作都是相同的;C对于存储器间接寻址或寄存器间接寻址的指令,它们的操作是不同的;D以上都不对。19下述说法中_是正确的。AEPROM 是可改写的,因而也是随机存储器的一种;BEPROM 是可改写的,但它不能用作为随机存储器用;CEPROM 只能改写一次,故不能作为随机存储器用;DEPROM 是可改写的,但它能用作为随机存储器用。20打印机的分类方法很多,若按能否打印汉字来区分,可分为_。A并行式打印机和串行式打印机;B击打式打印机和非击打式打印机;C点阵式打印机和活字式打印机;D激光打印机和喷墨打印机。二、填空(共 20 分,每空 1 分)1设浮点数阶码为 8 位(含 1 位阶符),尾数为 24 位(含 1 位数符),则 32 位二进制补码浮点规格化数对应的十进制真值范围是:最大正数为,最小正数为,最大负数为,最小负数为。2指令寻址的基本方式有两种,一种是寻址方式,其指令地址由给出,另一种是寻址方式,其指令地址由给出。3 在一个有四个过程段的浮点加法器流水线中,假设四个过程段的时间分别是 T1=60nsT2=50nsT3=90nsT4=80ns。则加法器流水线的时钟周期至少为。如果采用同样的逻辑电路,但不是流水线方式,则浮点加法所需的时间为。4一个浮点数,当其尾数右移时,欲使其值不变,阶码必须。尾数右移 1位,阶码。5存储器由 m(m1,2,4,8)个模块组成,每个模块有自己的和寄存器,若存储器采用编址,存储器带宽可增加到原来的_倍。6按序写出多重中断的中断服务程序包括、和中断返回几部分。三、名词解释(共 10 分,每题 2 分)重庆大学学长 QQ1964907139,各学院专业课考研资料有售1微操作命令和微操作2快速缓冲存储器3基址寻址4流水线中的多发技术5指令字长四、计算题(5 分)设机器数字长为 8 位(含 1 位符号位),设 A649,B3213,计算AB补,并还原成真值。五、简答题(共 20 分)1异步通信与同步通信的主要区别是什么,说明通信双方如何联络。(4 分)2为什么外围设备要通过接口与 CPU 相连?接口有哪些功能?(6 分)六、问答题(共 15 分)1设 CPU 中各部件及其相互连接关系如下图所示。图中 W 是写控制标志,R 是读控制标志,R1和 R2是暂存器。(8 分)(1)假设要求在取指周期由 ALU 完成(PC)+1PC 的操作(即 ALU 可以对它的一个源操作数完成加 1 的运算)。要求以最少的节拍写出取指周期全部微操作命令及节拍安排。(2)写出指令 ADD#(#为立即寻址特征,隐含的操作数在 ACC 中)在执行阶段所需的微操作命令及节拍安排。2DMA 接口主要由哪些部件组成?在数据交换过程中它应完成哪些功能?画出 DMA工作过程的流程图(不包括预处理和后处理)七、设计题(10 分)设 CPU 共有 16 根地址线,8 根数据线,并用MREQ作访存控制信号(低电平有效),用WR作读写控制信号(高电平为读,低电平为写)。现有下列芯片及各种门电路(门电路自定),如图所示。画出 CPU 与存储器的连接图,要求:(1)存储芯片地址空间分配为:最大 4K 地址空间为系统程序区,相邻的 4K 地址空间为系统程序工作区,最小 16K 地址空间为用户程序区;(2)指出选用的存储芯片类型及数量;(3)详细画出片选逻辑。重庆大学学长 QQ1964907139,各学院专业课考研资料有售(1)主存地址空间分配:6000H67FFH 为系统程序区;6800H6BFFH 为用户程序区。(2)合理选用上述存储芯片,说明各选几片?(3)详细画出存储芯片的片选逻辑图。重庆大学学长 QQ1964907139,各学院专业课考研资料有售计算机组成原理试题答案(一)计算机组成原理试题答案(一)一、选择题(共 20 分,每题 1 分)1C2C3B4B5A6B7C8C9C10A11D12B13B14D15B16A17D18C19B20C二、填空(共 20 分,每空 1 分)1AA2127(1-223)B2129C2128(-21-223)D-21272A 顺序B程序计数器C跳跃D 指令本身3A90nsB280ns4AA增加B加 15A地址B数据C模 mDm6A保护现场B开中断C设备服务D恢复现场三、名词解释(共 10 分,每题 2 分)1微操作命令和微操作答:微操作命令是控制完成微操作的命令;微操作是由微操作命令控制实现的最基本操作。2快速缓冲存储器答:快速缓冲存储器是为了提高访存速度,在 CPU 和主存之间增设的高速存储器,它对用户是透明的。只要将 CPU 最近期需用的信息从主存调入缓存,这样 CPU 每次只须访问快速缓存就可达到访问主存的目的,从而提高了访存速度。3基址寻址答:基址寻址有效地址等于形式地址加上基址寄存器的内容。4流水线中的多发技术答:为了提高流水线的性能,设法在一个时钟周期(机器主频的倒数)内产生更多条指令的结果,这就是流水线中的多发技术。5指令字长答:指令字长是指机器指令中二进制代码的总位数。四、(共 5 分)计算题 答:A+B补1.1011110,A+B(-17/64)A-B补1.1000110,A-B(35/64)五、简答题(共 20 分)1(4 分)答:同步通信和异步通信的主要区别是前者有公共时钟,总线上的所有设备按统一的时序,统一的传输周期进行信息传输,通信双方按约定好的时序联络。后者没有公共时钟,没有固定的传输周期,采用应答方式通信,具体的联络方式有不互锁、半互锁和全互锁三种。不互锁方式通信双方没有相互制约关系;半互锁方式通信双方有简单的制约关系;全互锁方式通信双方有完全的制约关系。其中全互锁通信可靠性最高。2(6 分,每写出一种给 1 分,最多 6 分)答:外围设备要通过接口与 CPU 相连的原因主要有:(1)一台机器通常配有多台外设,它们各自有其设备号(地址),通过接口可实现对设备的选择。(2)I/O 设备种类繁多,速度不一,与 CPU 速度相差可能很大,通过接口可实现数据缓冲,达到速度匹配。重庆大学学长 QQ1964907139,各学院专业课考研资料有售(3)I/O 设备可能串行传送数据,而 CPU 一般并行传送,通过接口可实现数据串并格式转换。(4)I/O 设备的入/出电平可能与 CPU 的入/出电平不同,通过接口可实现电平转换。(5)CPU 启动 I/O 设备工作,要向外设发各种控制信号,通过接口可传送控制命令。(6)I/O 设备需将其工作状况(“忙”、“就绪”、“错误”、“中断请求”等)及时报告 CPU,通过接口可监视设备的工作状态,并保存状态信息,供 CPU 查询。可见归纳起来,接口应具有选址的功能、传送命令的功能、反映设备状态的功能以及传送数据的功能(包括缓冲、数据格式及电平的转换)。4(5 分)答:(1)根据 IR 和 MDR 均为 16 位,且采用单字长指令,得出指令字长 16 位。根据 105种操作,取操作码 7 位。因允许直接寻址和间接寻址,且有变址寄存器和基址寄存器,因此取 2 位寻址特征,能反映四种寻址方式。最后得指令格式为:727OPMAD其中OP 操作码,可完成 105 种操作;M 寻址特征,可反映四种寻址方式;AD 形式地址。这种格式指令可直接寻址 27=128,一次间址的寻址范围是 216=65536。(2)双字长指令格式如下:727OPMAD1AD2其中OP、M 的含义同上;AD1AD2为 23 位形式地址。这种格式指令可直接寻址的范围为 223=8M。(3)容量为 8MB 的存储器,MDR 为 16 位,即对应 4M16 位的存储器。可采用双字长指令,直接访问 4M 存储空间,此时 MAR 取 22 位;也可采用单字长指令,但 RX和 RB取 22 位,用变址或基址寻址访问 4M 存储空间。六、(共 15 分)问答题1(8 分)答:(1)由于(PC)+1PC 需由 ALU 完成,因此 PC 的值可作为 ALU 的一个源操作数,靠控制 ALU 做1 运算得到(PC)+1,结果送至与 ALU 输出端相连的 R2,然后再送至 PC。此题的关键是要考虑总线冲突的问题,故取指周期的微操作命令及节拍安排如下:T0PCMAR,1RT1M(MAR)MDR,(PC)+1R2T2MDRIR,OP(IR)微操作命令形成部件T3R2PC(2)立即寻址的加法指令执行周期的微操作命令及节拍安排如下:T0Ad(IR)R1;立即数R1T1(R1)+(ACC)R2;ACC 通过总线送 ALU重庆大学学长 QQ1964907139,各学院专业课考研资料有售T2R2ACC;结果ACC2(7 分)答:DMA 接口主要由数据缓冲寄存器、主存地址计数器、字计数器、设备地址寄存器、中断机构和 DMA 控制逻辑等组成。在数据交换过程中,DMA 接口的功能有:(1)向 CPU 提出总线请求信号;(2)当 CPU 发出总线响应信号后,接管对总线的控制;(3)向存储器发地址信号(并能自动修改地址指针);(4)向存储器发读/写等控制信号,进行数据传送;(5)修改字计数器,并根据传送字数,判断 DMA 传送是否结束;(6)发DMA 结束信号,向 CPU 申请程序中断,报告一组数据传送完毕。DMA 工作过程流程如图所示。发送主存地址传送一个字测试传送是否结束?DMA结束是否修改地址指针和字计数器DMA请求DMA响应七、设计题(共 10 分)答:(1)主存地址空间分配。(2 分)A15A11A7A00000000000001111111111111110111100000000000111111111111111111111最大 4K 2K8 位 ROM 2 片00000000000001111111111111110111相邻 4K 4K4 位 RAM 2 片1111111111111100000000000000010011111111111110000000000000000000最小 16K 8K8 位 RAM 2 片(2)根据主存地址空间分配重庆大学学长 QQ1964907139,各学院专业课考研资料有售最大 4K 地址空间为系统程序区,选用 2 片 2K8 位 ROM 芯片;(1 分)相邻的 4K 地址空间为系统程序工作区,选用 2 片 4K4 位 RAM 芯片;(1 分)最小 16K 地址空间为用户程序区,选用 2 片 8K8 位 RAM 芯片。(1 分)(3)存储芯片的片选逻辑图(5 分)D3G1G2AG2BCBAY5Y4A14A15A12A11D7D4D0WRMREQA13A10A9A02K8 位ROMD7D01K4 位RAMD7D41K4 位RAMD3D0A10A0A9A0A9A0&重庆大学学长 QQ1964907139,各学院专业课考研资料有售计算机组成原理试题(二)计算机组成原理试题(二)一、选择题(共 20 题,每题 1 分,共 20 分)1.在下列机器数_B_中,零的表示形式是唯一的。A原码B补码C反码D原码和反码2.CRT 的分辨率为 10241024,颜色深度为 8 位,则刷新存储器的存储容量是_B_。A2MBB1MBC8MBD1024B3.在定点二进制运算器中,减法运算一般通过_D_来实现。A原码运算的二进制减法器B补码运算的二进制减法器 C补码运算的十进制加法器D补码运算的二进制加法器4.在指令的地址字段中,直接指出操作数本身的寻址方式,称为_B_。A.隐含寻址 B.立即寻址C.寄存器寻址D.直接寻址5.信息只用一条传输线,且采用脉冲传输的方式称为_A_。A.串行传输B.并行传输C.并串行传输D.分时传输6.和外存储器相比,内存储器的特点是_C_。A容量大、速度快、成本低B容量大、速度慢、成本高 C容量小、速度快、成本高D容量小、速度快、成本低7.CPU 响应中断的时间是_C_。A中断源提出请求B取指周期结束C执行周期结束。8.EPROM 是指_C_。A.读写存储器B.只读存储器C.可编程的只读存储器D.光擦除可编程的只读存储器9.下列数中最小的数是_B_。A(1101001)2B(52)8C(133)8D(30)1610.假定下列字符码中有奇偶校验位,但没有数据错误,采用偶校验的字符码是_D_。A11001011B11010110C11000001D1100100111.单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用_C_。A.堆栈寻址方式 B.立即寻址方式 C.隐含寻址方式 D.间接寻址方式12.用于对某个寄存器中操作数的寻址方式称为_C_寻址。A.直接B.间接C.寄存器直接D.寄存器间接13.中央处理器(CPU)包含_C_。A运算器B控制器C运算器、控制器和 cacheD运算器、控制器和主存储器14.在 CPU 中跟踪指令后继地址的寄存器是_B_。A主存地址寄存器B程序计数器 C指令寄存器 D状态条件寄存器15.在集中式总线仲裁中,_C_方式响应时间最快。A链式查询B.计数器定时查询C.独立请求D.以上三种相同16.PCI 总线的基本传输机制是_D_。A串行传输B并行传输CDMA 式传输D猝发式重庆大学学长 QQ1964907139,各学院专业课考研资料有售传输17.中断向量地址是_B_。A 子程序入口地址B 中断服务子程序入口地址 C 中断服务子程序出口地址D 中断返回地址18.CD-ROM 是_C_型光盘。A一次B重写C只读19.某计算机字长是 16 位,它的存储容量是 1MB,按字编址,它的寻址范围是_A_。A512KB1MC512KB20一个 16K32 位的存储器,其地址线和数据线的总和是_B_。A48B46C36D.40二、填空题(共 7 题,每空 1 分,共 20 分)1.计算机系统是由_和软件两大部分组成,软件又分为_和_。2.系统总线按传输信息的不同分为地址总线、_、_三大类。3.四位二进制补码所能表示的十进制整数范围是_至_。4.半导体 SRAM 靠_存储信息,半导体 DRAM 靠_存储信息。5.动态 RAM 的刷新方式通常有_、_、_三种。6.完整的指令周期包括取指、_、_、_四个子周期,影响指令流水线性能的三种相关分别是_相关、_相关和控制相关。7.Cache 和主存地址的映射方式有_、_、_ 三种。三、简答题(共 2 题,每题 5 分,共 10 分)1什么叫指令?什么叫指令系统?2.一次程序中断大致可分为哪几个阶段?四、应用题(共 5 题,每题 10 分,共 50 分)1.设某机主频为 8MHz,每个机器周期平均含 2 个时钟周期,每条指令平均有 2.5 个机器周期,试问该机的平均指令执行速度为多少 MIPS?若机器主频不变,但每个机器周期平均含4 个时钟周期,每条指令平均有 5 个机器周期,则该机的平均指令执行速度又是多少 MIPS?由此可得出什么结论?2设某机有四个中断源 A、B、C、D,其硬件排队优先次序为 A,B,C,D,现要求将中断处重庆大学学长 QQ1964907139,各学院专业课考研资料有售理次序改为 D,A,C,B。(1)写出每个中断源对应的屏蔽字。(2)按下图时间轴给出的四个中断源的请求时刻,画出 CPU 执行程序的轨迹。设每个中断源的中断服务程序时间均为 20s。3.设机器数字长为 8 位(含一位符号位),若 A=+15,B=+24,求A+B补和A-B补并还原成真值。4.某机字长 16 位,存储字长等于指令字长,若存储器直接寻址空间为 128 字,变址时的位移量为-64+63,16 个通用寄存器可作为变址寄存器。设计一套指令格式,满足下列寻址类型的要求。(1)直接寻址的二地址指令 3 条;(2)变址寻址的一地址指令 6 条;(3)寄存器寻址的二地址指令 9 条;(4)直接寻址的一地址指令 13 条。5设 CPU 共有 16 根地址线,8 根数据线,并用-MREQ(低电平有效)作访存控制信号,R/-W 作读写命令信号(高电平为读,低电评为写)。现有 8 片 8KX8 位的 RAM 芯片与 CPU相连,试回答:(1)用 74138 译码器画出 CPU 与存储芯片的连接图;(2)写出每片 RAM 的地址范围;(3)根据图(1),若出现地址线 A13 与 CPU 断线,并搭接到高电平上,将出现什么后果?计算机组成原理试题(二)答案计算机组成原理试题(二)答案重庆大学学长 QQ1964907139,各学院专业课考研资料有售一、选择题1.B 2.B 3.D 4.B 5.A6.C 7.C 8.C 9.B 10.D 11.C 12.C 13.C 14.B 15.C 16.D 17.B 18.C 19.A 20.B二、填空题1.硬件 系统软件应用软件 2 数据 地址控制 3+15-16 4.触发器 电容 5 集中 分散 异步 6间址 执行 中断 结构 数据 控制 7 直接映射 全相连 组相连三、简答题1 指令是计算机执行某种操作的命令,也就是常说的机器指令。一台机器中所有机器指令的集合,称这台计算机的指令系统。2 答:一次程序中断大致可分为五个阶段。中断请求(1 分)中断判优(1 分)中断响应(1分)中断服务(1 分)中断返回(1 分)四、应用题1 解:先通过主频求出时钟周期,再求出机器周期和平均指令周期,最后通过平均指令周期的倒数求出平均指令执行速度。计算如下:时钟周期=1/8MHz=0.12510-6=125ns 机器周期=125ns2=250ns平均指令周期=250ns2.5=625ns平均指令执行速度=1/625ns=1.6MIPS当参数改变后:机器周期=125ns4=500ns=0.5s 平均指令周期=0.5s5=2.5s平均指令执行速度=1/2.5s=0.4MIPS结论:两个主频相同的机器,执行速度不一定一样。2(1)在中断处理次序改为 D A C B 后,每个中断源新的屏蔽字如表所示。(5 分)(2)根据新的处理次序,CPU 执行程序的轨迹如图所示(5 分)3 解:A=+15=+0001111,B=+24=+0011000 A补=0,0001111,B补=0,0011000,-B补=1,1101000则A-B补=A补+-B补=0,0001111+1,11010001,1110111重庆大学学长 QQ1964907139,各学院专业课考研资料有售 A-B补=1,1110111故 A-B=-0001001=-941)地址指令格式为(2 分)2)(2 分)2)081918192163831638424575245763276732768409594096049151491525734357344655353)如果地址线 A13 与 CPU 断线,并搭接到高电平上,将会出现 A13 恒为“1”的情况。此时存储器只能寻址 A13=1 的地址空间,A13=0 的另一半地址空间将永远访问不到。若对A13=0 的地址空间进行访问,只能错误地访问到 A13=1 的对应空间中去。重庆大学学长 QQ1964907139,各学院专业课考研资料有售计算机组成原理试题(三)计算机组成原理试题(三)一 选择题(每题 1 分,共 20 分)一 选择题(每题 1 分,共 20 分)1.我国在_ 年研制成功了第一台电子数字计算机,第一台晶体管数字计算机于_年完成。A19461958B19501968C19581961D195919652.Pentium 微型计算机中乘除法部件位于_ 中。ACPUB接口C控制器D专用芯片3.没有外存储器的计算机初始引导程序可以放在_。ARAMBROMCRAM 和 ROMDCPU4.下列数中最小的数是_。A(101001)2B(52)8C(2B)16D(44)105.在机器数_ 中,零的表示形式是唯一的。A原码B补码C移码D反码6.在定点二进制运算器中,减法运算一般通过_ 来实现。A原码运算的二进制减法器B补码运算的二进制减法器C补码运算的十进制加法器D补码运算的二进制加法器7.下列有关运算器的描述中_ 是正确的。A只作算术运算,不作逻辑运算B只作加法C能暂时存放运算结果D以上答案都不对8.某 DRAM 芯片,其存储容量为 512K8 位,该芯片的地址线和数据线数目为_。A8,512B512,8C18,8D。19,89.相联存储器是按_ 进行寻址的存储器。A地址指定方式B堆栈存取方式C内容指定方式D。地址指定与堆栈存取方式结合10.指令系统中采用不同寻址方式的目的主要是_。A实现存储程序和程序控制B缩短指令长度,扩大寻址空间,提高编程灵活性C可以直接访问外存D提供扩展操作码的可能并降低指令译码难度11.堆栈寻址方式中,设 A 为累加寄存器,SP 为堆栈指示器,Msp 为 SP指示器的栈顶单元,如果操作的动作是:(A)Msp,(SP)1SP,那么出栈操作的动作为:A(Msp)A,(SP)+1SPB.(SP)+1SP,(Msp)AC(SP)1SP,(Msp)AD.(Msp)A,(SP)1SP12.在 CPU 中跟踪指令后继地址的寄存器是_。A主存地址寄存器B程序计数器C指令寄存器D状态条件寄存器重庆大学学长 QQ1964907139,各学院专业课考研资料有售13.描述多媒体 CPU 基本概念中正确表述的句子是_。A.多媒体 CPU 是带有 MMX 技术的处理器B多媒体 CPU 是非流水线结构CMMX 指令集是一种单指令流单数据流的串行处理指令D多媒体 CPU 一定是 CISC 机器14.描述 Futurebus+总线中基本概念正确的表述是_。A.Futurebus+总线是一个高性能的同步总线标准B.基本上是一个同步数据定时协议C.它是一个与结构、处理器技术有关的开发标准D.数据线的规模不能动态可变15.在_ 的微型计算机系统中,外设可以和主存储器单元统一编址,因此可以不用 I/O指令。A单总线B双总线C三总线D多总线16.用于笔记本电脑的大容量存储器是_。A软磁盘B硬磁盘C固态盘D磁带17.具有自同步能力的记录方式_。ANRZ0BNRZ1CPMDMFM18._不是发生中断请求的条件。A一条指令执行结束B一次 I/O 操作结束C机器内部发生故障D一次 DMA 操作结束19.采用 DMA 方式传送数据时,每传送一个数据就要用一个_。A指令周期B数据周期C存储周期D总线周期20.并行 I/O 标准接口 SCSI 中,一块主适配器可以连接_ 台具有 SCSI 接口的设备。A6B715C8D10二 填空题(每空 1 分,共 20 分)二 填空题(每空 1 分,共 20 分)1.在计算机术语中,将 A._ 和 B._ 和在一起称为 CPU,而将 CPU 和 C._ 合在一起称为主机。2.计算机软件一般分为两大类:一类叫 A._,另一类叫 B._。操作系统属于C._ 类。3.主存储器容量通常以 MB 表示,其中 M=A._,B=B._;硬盘容量通常以 GB表示,其中 G=C._。4.CPU 能直接访问 A._ 和 B._,但不能直接访问磁盘和光盘。5.指令字长度有 A._、B._、C._ 三种形式。6.计算机系统中,根据应用条件和硬件资源不同,数据传输方式可采用 A._ 传送、B._ 传送、C._ 传送。7.通道是一个特殊功能的 A._,它有自己的 B._ 专门负责数据输入输出的传输控制。8.并行I/O接口A._ 和串行I/O接口B._ 是目前两个最具有权威性的标准接口技术。三 简答题(每题 5 分,共 20 分)三 简答题(每题 5 分,共 20 分)1.一个较完善的指令系统应包括哪几类?重庆大学学长 QQ1964907139,各学院专业课考研资料有售2.什么是闪速存储器?它有哪些特点?3.比较水平微指令与垂直微指令的优缺点。4.CPU 响应中断应具备哪些条件?四 应用题(每题 5 分,共 20 分)四 应用题(每题 5 分,共 20 分)1.已知:X=0.1011,Y=0.0101,求X/2补,X/4补,X补,Y/2补,Y/4补,Y补。2.设机器字长为 16 位,定点表示时,尾数 15 位,阶符 1 位。(1)定点原码整数表示时,最大正数为多少?最小负数为多少?(2)定点原码小数表示时,最大正数为多少?最小负数为多少?3.x补+y补=x+y补求证:-y补=-y补4.有一个 16K16 的存储器,由 1K4 位的 DRAM 芯片构成问:(1)总共需要多少 DRAM 芯片?(2)画出存储体的组成框图。5.中断接口中有哪些标志触发器?功能是什么?6.CPU 结构如图所示,其中一个累加寄存器 AC,一个状态条件寄存器和其它四个寄存器,各部分之间的连线表示数据通路,箭头表示信息传送方向。(1)标明图中四个寄存器的名称。(2)简述指令从主存取到控制器的数据通路。(3)简 述 数 据 在 运 算 器 和 主 存 之 间 进 行 存/取 访 问 的 数 据 通 路。重庆大学学长 QQ1964907139,各学院专业课考研资料有售图 C8.1图 C8.17.何谓 DMA 方式?DMA 控制器可采用哪几种方式与 CPU 分时使用内存?8.CDROM 光盘的外缘有 5mm 的范围因记录数据困难,一般不使用,故标准的播放时间为 60 分钟。请计算模式 1 情况下光盘存储容量是多少?计算机组成原理试题(三)答案计算机组成原理试题(三)答案一 选择题一 选择题1.D2.A3.B4.A5.B,C6.D7.D8.D9.C10.B11.B12.B13.A14.C15.A16.C,D17.C18.A19.C20.B二 填空题二 填空题1.A.运算器B.控制器C.存储器2.A.系统程序B.应用程序C.系统程序3.A.220B.8 位(1 个字节)C.2304.A.cacheB.主存5.A.单字长B.半字长C.双字长6.A.并行B.串行C.复用7.A.处理器B.指令和程序8.A.SCSIB.IEEE1394三 简答题三 简答题1.包括:数据传送指令、算术运算指令、逻辑运算指令、程序控制指令、输入输出指令、堆栈指令、字符串指令、特权指令等。2.闪速存储器是高密度、非易失性的读/写半导体存储器。从原理上看,它属于 ROM型存储器,但是它又可随机改写信息;从功能上看,它又相当于 RAM,所以传统 ROM与 RAM 的定义和划分已失去意义。因而它是一种全新的存储器技术。闪速存储器的特点:(1)固有的非易失性(2)廉价的高密度(3)可直接执行(4)固态性能3.(1)水平型微指令并行操作能力强、效率高、灵活性强,垂直型微指令则较差。(2)水平型微指令执行一条指令的时间短,垂直型微指令执行时间长。(3)由水平型微指令解释指令的微程序,具有微指令字比较长,但微程序短的特点,而垂直型微指令正好相反。(4)水平型微指令用户难以掌握,而垂直型微指令与指令比较相似,相对来说比较容易掌握4.解:(1)在 CPU 内部设置的中断屏蔽触发器必须是开放的。重庆大学学长 QQ1964907139,各学院专业课考研资料有售(2)外设有中断请求时,中断请求触发器必须处于“1”状态,保持中断请求信号。(3)外设(接口)中断允许触发器必须为“1”,这样才能把外设中断请求送至 CPU。(4)当上述三个条件具备时,CPU 在现行指令结束的最后一个状态周期响应中断。四 应用题四 应用题1.解:X补=0.1011X/2补=0.01011X/4补=0.001011X补=1.0101Y补=1.1011Y/2补=1.11011Y/4补=1.111011Y补=0.01012.解:(1)定点原码整数表示时最大正数:(215-1)10=(32767)10最小负数:-(215-1)10=(-32767)10(2)定点原码小数表示时最大正数:(1-2-15)10最小负数:-(1-2-15)103.证:因为x补+y补=x+y补令 x=-y 代入,则有-y补+y补=-y+y补=0补=0所以-y补=-y补4.解:(1)芯片 1K4 位,片内地址线 10 位(A9-A0),数据线 4 位。芯片总数16K16/(1K4)=64 片(2)存储器容量为 16K,故地址线总数为 14 位(A13A0),其中 A13A12A11A10通过 4:16 译码器产生片选信号 CS0CS15。A9A0CS154 位CS1CS04 位。4 位4 位CS0CS1CS15D15D0A13A12A11A101K41K44:16译码器重庆大学学长 QQ1964907139,各学院专业课考研资料有售图图 C8.25.解:中断接口中有四个标志触发器:(1)准备就绪的标志(RD):一旦设备做好一次数据的接受或发送,便发出一个设备动作完毕信号,使 RD 标志置“1”。在中断方式中,该标志用作为中断源触发器,简称中断触发器。(2)允许中断触发器(EI):可以用程序指令来置位。EI 为“1”时,某设备可以向 CPU 发出中断请求;EI 为“0”时,不能向 CPU 发出中断请求,这意味着某中断源的中断请求被禁止。设置 EI 标志的目的,就是通过软件来控制是否允许某设备发出中断请求。(3)中断请求触发器(IR):它暂存中断请求线上由设备发出的中断请求信号。当 IR 标志为“1”时,表示设备发出了中断请求。(4)中断屏蔽触发器(IM):是 CPU 是否受理中断或批准中断的标志。IM 标志为“0”时,CPU 可以受理外界的中断请求,反之,IM 标志为“1”时,CPU 不受理外界的中断。6.解:(1)a 为数据缓冲寄存器 DR,b 为指令寄存器 IR,c 为主存地址寄存器 AR,d 为程序计数器 PC(2)PCAR主存缓冲寄存器 DR 指令寄存器 IR 操作控制器(3)存储器读:M DR ALU AC存储器写:AC DR M7.解:DMA 直接内存访问方式是一种完全由硬件执行 I/O 交换的工作方式。DMA 控制器从CPU 完全接管对总线的控制,数据交换不经过 CPU 而直接在内存和 I/O 设备间进行。8.解:扇区总数=60 60 75=270000模式 1 存放计算机程序和数据,其存储容量为270000 2048/1024/1024=527MB重庆大学学长 QQ1964907139,各学院专业课考研资料有售计算机组成原理试题(四)计算机组成原理试题(四)一一.选择题(每空选择题(每空 1 分,共分,共 20 分)分)1 将有关数据加以分类、统计、分析,以取得有利用价值的信息,我们称其为_。A.数值计算B.辅助设计C.数据处理D.实时控制2 目前的计算机,从原理上讲_。A.指令以二进制形式存放,数据以十进制形式存放B.指令以十进制形式存放,数据以二进制形式存放C.指令和数据都以二进制形式存放D.指令和数据都以十进制形式存放3.根据国标规定,每个汉字在计算机内占用_存储。A.一个字节B.二个字节C.三个字节D.四个字节4.下列数中最小的数为_。A.(101001)2B.(52)8C.(2B)16D.(44)105.存储器是计算机系统的记忆设备,主要用于_。A.存放程序B.存放软件C.存放微程序D.存放程序和数据6.设 X=0.1011,则X补为_。A.1.1011B.1.0100C.1.0101D.1.10017.下列数中最大的数是_。A.(10010101)2B.(227)8C.(96)16D.(143)108.计算机问世至今,新型机器不断推陈出新,不管怎样更新,依然保有“存储程序”的概念,最早提出这种概念的是_。A.巴贝奇B.冯.诺依曼C.帕斯卡D.贝尔9.在 CPU 中,跟踪后继指令地指的寄存器是_。A.指令寄存器B.程序计数器C.地址寄存器D.状态条件寄存器10.Pentium-3 是一种_。A.64 位处理器B.16 位处理器C.准 16 位处理器D.32 位处理器11.三种集中式总线控制中,_方式对电路故障最敏感。A.链式查询B.计数器定时查询C.独立请求12.外存储器与内存储器相比,外存储器_。A.速度快,容量大,成本高B.速度慢,容量大,成本低C.速度快,容量小,成本高D.速度慢,容量大,成本高13.一个 256K8 的存储器,其地址线和数据线总和为_。A.16B.18C.26D.2014.堆栈寻址方式中,设 A 为累加器,SP 为堆栈指示器,MSP为 SP 指示的栈顶单元。如果进栈操作的动作顺序是(A)MSP,(SP)-1SP。那么出栈操作的动作顺序应为_。A.(MSP)A,(SP)+1SPB.(SP)+1SP,(MSP)AC.(SP-1)SP,(MSP)AD.(MSP)A,(SP)-1SP15.当采用_对设备进行编址情况下,不需要专门的 I/O 指令组。重庆大学学长 QQ1964907139,各学院专业课考研资料有售A.统一编址法B.单独编址法C.两者都是D.两者都不是16.下